《半導體》攜聯電推新平臺 智原大漲奪3線

智原表示,這款經過矽驗證的GPHY採用了SAR ADC技術,提供卓越的PPA(功耗、性能及面積)優勢,並使用進階的數位訊號處理演算法,顯著提高多埠時的訊噪比。針對網絡、消費電子和工業自動化應用中,對高度整合SoC的需求不斷增長,智原最新的GPHY主要在提升性能,同時加速產品開發。

智原28奈米4埠Gigabit乙太網路PHY與前一代的設計相比,每埠的功耗大幅降低了33%。此外,運用數位信號處理(DSP)技術搭配進階的演算法,減少多埠網路間的訊號干擾,改善訊號品質,相較於智原40奈米4埠GPHY,訊噪比提高了1-2 dB。此GbE PHY仍支援業界的多種標準協議,它可以無縫整合聯電的3.3V和1.8V I/O,適用於28HPC+低功耗SoC平臺,確保卓越的功耗效率和性能。

智原營運長林世欽表示,智原已成功協助客戶將多項網通ASIC專案導入量產。透過採用我們最新的GPHY解決方案,可以協助客戶開發更低功耗和高性能的新一代乙太網路設備和系統。